

## دانشگاه تهران

### دانشکده ریاضی، آمار و علوم کامپیوتر

نیمسال دوم تحصیلی سال ۱۴۰۱–۱۴۰۰

مطالب تكميلى اصول سيستمهاى كامپيوترى

# مطالب فصل پنجم مدار منطقى:

• دیکودر (**Decoder**): هدف طراحی مداریست که n ورودی را تبدیل به  $2^n$  خروجی کند. کاربرد این مدار زمانیست که میخواهیم چند مدار را در حالتهای مختلف، به نوبت فعال کنیم.



برای مثال، دیکودر ۳ به ۸ به صورت زیر عمل می کند:

### 3-to-8 Binary Decoder

#### **Truth Table:**

| X | y | Z | F <sub>0</sub>                  | $\mathbf{F_1}$ | $\mathbf{F_2}$ | $\mathbf{F_3}$ | $\mathbf{F_4}$ | $\mathbf{F_5}$ | $\mathbf{F_6}$ | F <sub>7</sub> |
|---|---|---|---------------------------------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|
| 0 | 0 | 0 | 1                               | 0              | 0              | 0              | 0              | 0              | 0              | 0              |
| 0 | 0 | 1 | 0                               | 1              | 0              | 0              | 0              | 0              | 0              | 0              |
| 0 | 1 | 0 | 0                               | 0              | 1              | 0              | 0              | 0              | 0              | 0              |
| 0 | 1 | 1 | 0                               | 0              | 0              | 1              | 0              | 0              | 0              | 0              |
| 1 | 0 | 0 | 0                               | 0              | 0              | 0              | 1              | 0              | 0              | 0              |
| 1 | 0 | 1 | 0                               | 0              | 0              | 0              | 0              | 1              | 0              | 0              |
| 1 | 1 | 0 | 0                               | 0              | 0              | 0              | 0              | 0              | 1              | 0              |
| 1 | 1 | 1 | 1<br>0<br>0<br>0<br>0<br>0<br>0 | 0              | 0              | 0              | 0              | 0              | 0              | 1              |





• طراحی دیکودر ۴ به ۱۶ با استفاده از دو دیکودر ۳ به ۸:



• طراحی Full Adder با استفاده از دیکودر:



• انکودر(Encoder): هدف طراحی مداریست که  $2^n$  ورودی را تبدیل به n خروجی کند.



برای مثال، انکودر ۸ به ۳ به صورت زیر عمل می کند:

Truth Table of Octal-to-Binary Encoder

|       | Inputs                |                |                |                |                |       |                | Outputs |   |   |  |
|-------|-----------------------|----------------|----------------|----------------|----------------|-------|----------------|---------|---|---|--|
| $D_0$ | <i>D</i> <sub>1</sub> | D <sub>2</sub> | D <sub>3</sub> | D <sub>4</sub> | D <sub>5</sub> | $D_6$ | D <sub>7</sub> | x       | y | z |  |
| 1     | 0                     | 0              | 0              | 0              | 0              | 0     | 0              | 0       | 0 | 0 |  |
| 0     | 1                     | 0              | 0              | 0              | 0              | 0     | Õ              | 0       | ő | 1 |  |
| 0     | 0                     | 1              | 0              | 0              | 0              | 0     | 0              | 0       | 1 | 0 |  |
| 0     | 0                     | 0              | 1              | 0              | 0              | 0     | 0              | 0       | 1 | 1 |  |
| 0     | 0                     | 0              | 0              | 1              | 0              | 0     | 0              | l i     | ō | Ô |  |
| 0     | 0                     | 0              | 0              | 0              | 1              | 0     | 0              | l i     | Õ | ĭ |  |
| 0     | 0                     | 0              | 0              | 0              | 0              | 1     | 0              | i       | 1 | ō |  |
| 0     | 0                     | 0              | 0              | 0              | 0              | 0     | 1              | i       | 1 | 1 |  |



• **مالتی پلکسر** (**multiplexer**): هدف طراحی مداریست که  $2^n$  ورودی داشته باشد و با n پایه انتخاب کننده، یکی از  $2^n$  ورودی را به خروجی متصل کند.

برای مثال، نحوه عملکرد مالتی پلکسر ۴ به ۱ به صورت زیر است:



پیادهسازی توابع بولین با استفاده از مالی پلکسر: فرض کنید می خواهیم مدار یک تابع با n ورودی را با استفاده از یک مالتی پلکسری که n-1 پیادهسازی توابع بولین با استفاده از یک مالتی پلکسر: فرودی n-1 ورودی را به پایههای انتخاب گر می دهیم. سپس بر حسب ورودی n-1 های مالتی پلکسر را مشخص می کنیم. برای فهم بهتر موضوع، به مثال زیر توجه کنید:  $F = \sum (1,2,4,5)$  تابع  $F = \sum (1,2,4,5)$ 



(c) Implementation table

• رام (ROM): هدف ساخت مداریست که بتواند چند تابع را در خود جای دهد. برای مثال، ROM زیر، توابع زیر را میسازد.

$$F_1 = \sum (0,2,4)$$

$$F_2 = \sum (1,3,5,7)$$

$$F_3 = \sum (0,7)$$

